تحقيق التوابع المنطقية باستخدام الNmos و Pmos و Cmos
هذه المقالة يتيمة حيث أن عددًا قليلاً من المقالات أو لا مقالات إطلاقًا تصل إليها. ساعد من فضلك بإضافة وصلات في المقالات ذات العلاقة. (مارس 2009) |
تحقيق التوابع المنطقية باستخدام NMos، PMos، CMos
ما هي هذه الترانزيستورات؟؟[١]
لكي نحقق هذا الهدف يجب أن نعرف كيف نشكل البوبات المنطقية باستخدام هذه الترانزيستورات:-
1)باستخدام ال Nmos :-
في حالة الفتح من وجهة نظر إلكترونية أي عندما يكون الترانزيستور في حالة on يتم سحب المصرف إلى الground.
2)باستخدام ال Pmos :-
في حالة الفتح من وجهة نظر إلكترونية أي عندما يمكون الترانزيستور في حالة on يتم سحب المصرف إلى VDD.
بوابة NOT :-
1) باستخدام Nmos :-
2) باستخدام Pmos :-
بوابة NAND :-
1) باستخدام Nmos :-
2) باستخدام Pmos :-
بوابة NOR :-
1) باستخدام Nmos :-
2) باستخدام Pmos :-
HJGJ== بوابة AND و OR :- ==
1) باستخدام Nmos :-
And
OR
2) باستخدام Pmos :-
And
OR
ال Cmos :-
تقنية ال Cmos : هي استخدام Nmos و Pmos معا لبناء دارة منطقية
مبدأ التقنية :- استبدال عنصر السحب إلى أعلى المبني باستخدام Nmos (pull-up device) بشبكة سحب إلى أعلى (pull-up network) مبنية باستخدام Pmos
1) بوابة NOT :-
2) بوابة NAND :-
3) بوابة NOR :-
4) بوابة AND و OR :- نفس بوابات الNAND وال NOR مع إضافة عاكس على الترتيب(دارة NOT)
كيفية بناء التوابع المنطقية باستخدام أحد هذه الترانزيستورات:-
يتم ذلك عن طريق وضع كل بوابة ما يقابلها مما سبق من الترانزيستورات وبالتالي نكون قد حصلنا على التابع المنطقي المطلوب لكن يمكننا أيضا التقليل من عدد الترانزيستورات كما هو موضح بالمثال التالي:
Example:-
أوجد توضع التابع :
F=x1+x2.x3
المراجع:-
http://en.wikipedia.org/wiki/Electronic_circuit_design
http://en.wikipedia.org/wiki/Additive_manufacturing
http://en.wikipedia.org/wiki/MOSFET
المحاضرات التي ألقاها الدكتور :
أحمد شادي الجندي